FER-ov Istraživački centar za arhitekture i aplikacije računala visokih performanci (HPC@FER) nudi pozicije dizajnera digitalnog sklopovlja u tehnologijama FPGA i ASIC u sklopu aktivnosti koje grupa provodi na projektima: European Processor Initiative (EPI), MareNostrum Experimental Exascale Platform (MEEP) i HCSCA – Heterogeneous Computing Systems with Customizable Accelerators.
Ako te zanima dizajn procesora, razvoj digitalnog sklopovlja računalnih komponenti, arhitektura procesora i akceleratora, postoji jedno mjesto u Hrvatskoj koje surađuje s najjačim znanstveno-istraživačkim institucijama, vrhunskim industrijskim partnerima i ima pristup najnovijim alatima, a to je 11. kat C zgrade FER-a, gdje se nalazi Istraživački centar za arhitekture i aplikacije računala visokih performanci. Napišite nam što vas zanima, što vas motivira i kako mislite da biste najbolje doprinijeli našoj grupi i pošaljite nam tu jednu karticu teksta na hpc@fer.hr.
- European Processor Initiative (EPI): projekt od strateškog značaja za Europsku uniju, koji ima za cilj razvoj novog europskog procesora za računalne sustave visokih performanci i male potrošnje energije. Projekt okuplja konzorcij od 28 partnera iz industrije i vodećih istraživačkih institucija iz EU-a, a predstavlja jedinstvenu priliku u sudjelovanju u oblikovanju arhitekture i implementacije novih procesora visokih performanci te cjelokupnog računalnog sustava i programske podrške.
- MareNostrum Experimental Exascale Platform (MEEP): Cilj projekta je izgradnja europskog okvira sklopovskih rješenja (procesori, memorija, interkonekcije, specijalizirani domenski akceleratori), infrastrukture i programske potpore otvorenoga pristupa koji će omogućiti skaliranje performanci i energetske učinkovitosti u budućim računalnim sustavima visokih performanci. Projekt se izvodi u partnerstvu s BSC (Barcelona Supercomputing Center), a HPC@FER sudjeluje u istraživačkim aktivnostima razvoja programskih i sklopovskih rješenja za domenske akceleratore i proširenja standardnog skupa instrukcija RISC-V.
- HCSCA – Heterogeneous Computing Systems with Customizable Accelerators: hrvatsko-švicarski istraživački projekt u partnerstvu s ETH Zürich (Laboratorij za Integrirane Sustave) s ciljem razvoja iznimno optimiranih procesora i specijaliziranih komponenti visokih performanci i male potrošnje namijenjenih za ugradbene računalne sustave za primjene u postojećim i nadolazećim ključnim aplikacijskim područjima kao što su: umjetna inteligencija, virtualna stvarnost, autonomni i kibernetički sustavi.
Od zainteresiranih kandidata očekuju se sljedeće kompetencije:
- Završen preddiplomski, diplomski ili doktorski studij iz elektrotehnike, računarstva i srodnih područja
- Osnove poznavanja arhitekture računalnih sustava
- Volja za postizanjem razine znanja direktor svemira u poznavanju arhitekture procesora ARM i RISC-V
- Poznavanje barem jednog od programskih jezika za oblikovanje sklopovlja: Verilog, SystemVerilog, VHDL
- Entuzijazam za učenje novih tehnologija i alata u razvoju digitalnog sklopovlja: Mentor Graphics, Synopsys, Cadence
- Vještine programiranja u sistemskim (C/C++) i skriptnim programskim (Python) jezicima
- Vještine programiranja cool računalnih sustava: od ugradbenih računala do superračunala
- Interes za istraživački i razvojni rad koji može odvesti kandidata i na višu razinu (doktorat)
- Timski rad i spremnost na zalaganje na poslu i izvan posla, odn. izvan radnog vremena (volimo se zabavljati i trošiti vrijeme i na razonodu i hobije)